LA 1 SISDIG M4




1. Jurnal
[Kembali]




2. Alat dan Bahan [Kembali]
  1. Panel DL 2203C  
  2. Panel DL 2203D  
  3. Panel DL 2203S 
  4. Jumper
3. Rangkaian Simulasi [Kembali]






4. Prinsip Kerja Rangkaian [Kembali]
Ini adalah percobaan untuk membuat sebuah rangkaian shift register, shift register adalah rangkaian sequensial yang terdiri dari beberapa flip flop, yang berfungi untuk menyimpan data sementara, rangkaian diatas adalah rangkaian untuk Serial In /Serial Out , Paralel In/Serial Out dan Paralel 
In/Paralel Out Shift register dengan kapasitas 4 bit. yang mana terdiri dari 4 buah saklar untuk input bit dari MSB sampai LSB, 1 buah saklar yang berfungsi sebagai clock untuk masuk ke dalam semua flip flop, kemudian 1 buah input untuk sebagai inputan untuk flip flop pertama yang mana akan masuk ke pin J dan pada pin K akan di not kan, terakhir 1 pin digunakan sebagai inputan pada pin R, luaran dari semua output flip flop akan dihubungkan ke input flip flop selanjutnya dan sebagai output dari rangkaian yang akan membentuk biner yang sesuai dengan inputnya.

cara kerja dari shift register adalah dengan memanfaatkan keadaan pada JK flip flop yaitu asyncronous reset dan terlarang, yaitu dengan pin R dan S yang bersifat active low maka jika rangkaian ingin bekerja seperti Shift register maka pin R harus 0, kemudian kita akan memainkan fungsi dari pin nya yaitu dengan membuat outputnya menjdi dalam keadaan terlarang sehingga outputnya menjadi active high 

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]
Percobaan 1
1. Analisa Output yang dihasilkan tiap tiap kondisi! apakah hasil yang didapatkan sudah sesuai dengan teori! jelaskan!
untuk data output sesuai dengan teori

Kondisi 1
B3--B6=0 ; B0,B2=1 ; B1=x
untuk kondisi ini outputnya menjadi 1111 hal ini disebabkan karena B3-B6 yang sebagi input Set yang active low, namun karena B0 yang terhubugn ke kaki R bernilai 1 yang berarti terjadi asyncrnous set yang mana semua nilai Q menjadi 1, oleh karena itu semua outputnya 1111. sedangkan B1 tidak berpengaruh karena pin JK,CLK tidak dianggap aktif saat R dan S kedua nilainya tidak 1

Kondisi 2
B3--B6=0 ; B0=1 ; B1=x ; B2=nilai sebelumnya
untuk kondisi ini outputnya menjadi 1111 hal ini disebabkan karena B3-B6 yang sebagai input Set yang active low, namun karena B0 yang terhubung ke kai R bernilai 1 yang berarti terjadi Asyncronous set yang mana semua Flip flop Q nya akan berniali 1 semua, sehingga outputnya 1111, untuk B1 tidak berpengaruh jika RS keduanya tidak dalam keadaan off, hal ini juga sama dengan B2 yang tidak berpengaruh karena menggunakan kondisi asyncronous

Kondisi 3
B3--B6=1001 ; B1=0 ; B2,B0=1
untuk kondisi ini outputnya menjadi 0110 hal ini sesuai dengan inputnya 

Kondisi 4
B3--B6=1001 ; B0=1 ; B2,B1=0

2.Analisalah pengaruh gerbang and pada rangkaian. Jika inputn clock langsung dihubungkan ke flip flop dan tidak menggunakan gerbang and, kira kira bagaimana outputnya? apakah sama? Analisalah hal tersebut!

Tidak ada pengaruh pada luaran jika menggunakan gerbang AND dipakai atau tidaknya, karena fungsi SPDT disini digunakan sebagai on off terhadap clock untuk semua flip flopnya, jika tidak menggunakan gerbang and maka clock akan selalu hidup setiap saatnya, sehingga saat terjadi kondisi set/reset akan segera mengubah outputnya



7. Link Download [Kembali]
Rangkaian Proteus klik disini
Video Simulasi klik disini


Tidak ada komentar:

Posting Komentar

Home

  BAHAN PRESENTASI UNTUK MATAKULIAH                                                 ELEKTRONIKA 2022 Nama: Hafizh Qisthi Bakri NIM: 22109530...