TP M1 SISDIG Per 1 Kon 2

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi[kembali]

Percobaan 1 Kondisi 2

Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 3 input dan 4 input, kemudian gerbang NOR dengan 2 dan 4 input,kemudian 2 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED HIJAU atau LOGIC PROBE. Dimana input awal berupa 4 saklar SPDT.


2. Rangkaian Simulasi[kembali]

Rangkaian Sebelum Disimulasikan



Rangkaian setelah disimulasikan dengan semua saklar SPDT hidup:






Rangkaian setelah disimulasikan dengan salah satu atau seluruh saklar SPDT mati :



 
3. Video Simulasi[kembali]




4. Prinsip Kerja[kembali]

    Rangkaian ini terdapat beberapa komponen yaitu 3 NAND (1 Buah dengan 4 input dan 2 buah dengan 3 input), 2 NOR (1 Buah dengan 4 input dan 1 buah dengan 2 input), 2 XOR dan 1 XNOR yang terhubung oleh 4 switch SPDT. 
Pada awal percobaan semua switch terhubung ke sumber tegangan sehingga input dari ketiga switch berlogika 1. Keempat input tersebut masuk ke kaki input NAND, seperti yang kita ketahui, prinsip gerbang logika NAND  menghasilkan output 0 ketika semua inputnya 1.Selanjutnya pada semua output NAND akan masuk ke kaki NOR dengan semua input bernilai 0. seperti yang kita ketahui bahwa prinsip gerbang NOR adalah Penjumlahan Terbalik, karena semua inputnya bernilai 0 maka output dari NOR akan menjadi 1. selanjutnya setelah dari NOR akan masuk ke gerbang XOR dengan semua input 1, prinsip gerbang XOR adalah penjumlahan eksklusif, jadi apabila hasil penjumlahannya bernilai genap maka outputnya akan 0, oleh karena itu output dari XOR adalah 0 kemudian yang terakhir masuk ke gerbang XNOR, prinsip dari gerbang logika XNOR adalah Penjumlahan eksklusif terbalik, oleh karena itu jika hasil penjumlahan bernilai genap maka output dari gerbang akan bernilai 1. oleh karena itu output dari gerbang tersebut sesuai yang ditunjukkan oleh Logic Probe yaitu bernilai 1.

Sedangkan percobaan lain adalah ketika salah satu saklar atau semua saklar dalam keadaan 0 hasil ini juga akan tetap berlaku sama yaitu bernilai 1 outputnya, hal ini disebabkan oleh gerbang XOR yaitu apabila gerbang logika tersebut berinput genap maka output dari gerbang tersebut akan 0 dan kemudian pada XNOR berlaku penjumlahan ekslusif terbalik, yaitu apabila inputnya berjumlah genap maka outputnya bernilai 1

5. Link Download[kembali]

Rangkaian Proteus klik disini
Video Simulasi klik disini
Datasheet NAND 7410 klik disini
Datasheet NAND 74S20 klik disini
Datasheet NOR 7402 klik disini
Datasheet NOR 4002 Klik Disini
Datasheet XOR 4030 Klik Disini
Datasheet XNOR 4077 Klik Disini
Datasheet Switch klik disini

Tidak ada komentar:

Posting Komentar

Home

  BAHAN PRESENTASI UNTUK MATAKULIAH                                                 ELEKTRONIKA 2022 Nama: Hafizh Qisthi Bakri NIM: 22109530...